

## **Technische Informatik**



# Digitaltechnik 2

## Übersicht



- > Halbaddierer
- > Volladdierer
- > Carry-Ripple-Addierer
- > Carry-Lookahead-Addierer
- > Festkommamultiplizierer
- > Zählschaltungen
- > Komparator

#### Übersicht



## Literatur

- Elektronik 4: Digitaltechnik, K. Beuth, Vogel Fachbuch
- Digitaltechnik, K. Fricke, Springer Vieweg
- Digitaltechnik, R. Woitowitz, Springer
- Grundlagen der Digitaltechnik, G. W. Wöstenkühler, Hanser







#### Halbaddierer

- Ein Halbaddierer ist ein Schaltnetz, das üblicherweise als digitale Schaltung realisiert wird.
- Er besteht aus zwei Eingängen und zwei Ausgängen.
- Mit einem Halbaddierer kann man zwei einstellige Binärzahlen addieren.
- Dabei liefert der Ausgang *s* ("Summe") und der Ausgang *c* (*carry* "Übertrag")



$$0 + 0 = 0$$
  
 $0 + 1 = 1$   
 $1 + 0 = 1$   
 $1 + 1 = 10 \leftarrow mit Übertrag$ 

Die folgende Wahrheitstabelle zeigt die Funktionsweise eines Halbaddierers

| x y |   | Übertrag c | Summe s |  |
|-----|---|------------|---------|--|
| 0   | 0 | 0          | 0       |  |
| 0   | 1 | 0          | 1       |  |
| 1   | 0 | 0          | 1       |  |
| 1   | 1 | 1          | 0       |  |

### Das entspricht den Gleichungen

$$c = x \wedge y$$

und

$$s = x \vee y = x \oplus y = (x \wedge \neg y) \vee (\neg x \wedge y).$$



$$s = x \underline{\lor} y = x \,\oplus\, y = (x \land \neg y) \lor (\neg x \land y). \qquad c = x \land y$$









## Abhängigkeitsnotation

Die **Abhängigkeitsnotation** ist eine Methode, um die Funktion von Schaltsymbolen digitaler Bauelemente in der Elektronik zu kennzeichnen.

| Buch-<br>stabe | Bedeutung   | Beschreibung                            |  |  |
|----------------|-------------|-----------------------------------------|--|--|
| G              | AND         | UND-Verknüpfung                         |  |  |
| V              | OR          | ODER-Verknüpfung (OR)                   |  |  |
| N              | XOR, Negate | Exklusiv-Oder-Verknüpfung bzw. Negation |  |  |
| Z              |             | unveränderte Übertragung                |  |  |
| С              | Control     | Steuerung                               |  |  |
| S              | Set         | Setzen                                  |  |  |
| R              | Reset       | Zurücksetzen                            |  |  |
| EN             | Enable      | Einschalten                             |  |  |
| М              | Mode        | Modus                                   |  |  |
| L              | Load        | Laden                                   |  |  |
| Т              | Toggle      | Umschalten                              |  |  |
| Α              | Address     | Adresse                                 |  |  |
| СТ             | Content     | (Zähler-/Speicher-) Inhalt              |  |  |

Technische Informatik/ Michael Scherzer / Folie 8

- Abhängigkeitsnotation lässt sich die Funktion komplizierter Bauelemente übersichtlich darstellen.
- Bei der Bezeichnung wird einerseits ein Kennbuchstabe verwendet, der die Funktion des Anschlusses angibt, sowie Kennzahlen, über die die Abhängigkeiten definiert werden.





- Halbaddierer sind häufig Bestandteil von Mikroprozessoren.
- Mit diskreten Logikbauelementen wird diese Schaltungsfunktion heute kaum mehr realisiert, da mit diesen Bauelementen die erforderlichen meist hohen Taktfrequenzen nicht erreicht werden können und der Schaltungsaufwand für den Aufbau und die Verdrahtung viel zu groß ist.
- Aus zwei Halbaddierern und einem zusätzlichen Oder-Gatter kann ein Volladdierer aufgebaut werden.
- Der Halbaddierer wird in Kombination mit Volladdierern zum Aufbau von Addiernetzen verwendet.







#### Volladdierer

- Ein Volladdierer ist ein Schaltnetz, das üblicherweise als digitale Schaltung realisiert wird. Es besteht aus drei Eingängen (x, y, c<sub>in</sub>) und zwei Ausgängen (s und c<sub>out</sub>).
- Mit einem Volladdierer kann man drei einstellige Binärzahlen addieren.
- Dabei liefert der Ausgang s (Summe) die niederwertige Stelle des Ergebnisses, der Ausgang c<sub>out</sub> (carry (output) – Übertrag (Ausgang)) die höherwertige.
- Die Bezeichner c<sub>in</sub> und c<sub>out</sub> legen hierbei eine Möglichkeit zur Übertragsbehandlung in Addiernetzen nahe



Die folgende Wahrheitstabelle zeigt die Funktionsweise eines Volladdierers.

| x | y | $c_{ m in}$ | $c_{ m out}$ | s |
|---|---|-------------|--------------|---|
| 0 | 0 | 0           | 0            | 0 |
| 0 | 0 | 1           | 0            | 1 |
| 0 | 1 | 0           | 0            | 1 |
| 0 | 1 | 1           | 1            | 0 |
| 1 | 0 | 0           | 0            | 1 |
| 1 | 0 | 1           | 1            | 0 |
| 1 | 1 | 0           | 1            | 0 |
| 1 | 1 | 1           | 1            | 1 |

Die disjunktive Normalform aus den Wahrheitswerten:

$$egin{aligned} c_{ ext{out}} &= (\overline{x} \wedge y \wedge c_{ ext{in}}) ee (x \wedge \overline{y} \wedge c_{ ext{in}}) ee (x \wedge y \wedge \overline{c_{ ext{in}}}) ee (x \wedge y \wedge c_{ ext{in}}) \ &= (c_{ ext{in}} \wedge (x \oplus y)) ee (x \wedge y) \end{aligned}$$

und

$$s = x \oplus y \oplus c_{\mathrm{in}}$$



- Die Abbildung zeigt den Aufbau eines Volladdierers, wobei die Halbaddierer jeweils in ein Und-Gatter und ein Exklusiv-Oder-Gatter aufgetrennt wurden.
- Hierbei ist zu beachten, dass in beiden Abbildungen die Summenausgäng s jeweils unten und die Übertragsausgänge der Halbaddierer c<sub>out</sub> jeweils oben dargestellt sind.





Die Abbildung zeigt den Aufbau eines Volladdierers mittels Halbaddierern und einem Oder-Gatter.





Optimiert man den Ausdruck für den Volladdierer weiter, ohne den Carry-Pfad zu verlangsamen ergeben sich weitere Vereinfachungen:

$$egin{aligned} I &= x \wedge y \ J &= x ee y \ c_{out} &= I ee (x \wedge c_{in}) ee (y \wedge c_{in}) \ c_{out} &= I ee ((x ee y) \wedge c_{in}) \ c_{out} &= I ee (J \wedge c_{in}) \ s &= (x \wedge \overline{c_{out}}) ee (y \wedge \overline{c_{out}}) ee (c_{in} \wedge \overline{c_{out}}) ee (I \wedge c_{in}) \ s &= ((J ee c_{in}) \wedge \overline{c_{out}}) ee (I \wedge c_{in}) \end{aligned}$$





- Der Volladdierer wird zum Aufbau von Addierwerken und Multiplizierern verwendet, oft mit einem Halbaddierer am Anfang der Übertragkette.
- Bei der Invertierung aller Eingänge eines Volladdierers invertieren sich alle Ausgänge, dies kann zur Laufzeitoptimierung von Addierwerken verwendet werden, indem auf die Invertierung von  $c_{out}$  verzichtet wird.







## **Carry-Ripple-Addierer**

- Der Carry-Ripple-Addierer (von engl. carry Übertrag, ripple rieseln), auch Ripple-Carry-Addierer oder ripple-through carry, ist ein Addiernetz, dient also der Addition mehrstelliger Binärzahlen.
- Ein n-Bit-Carry-Ripple-Addierer kann zwei n-stellige Binärzahlen addieren, das Ergebnis hat n+1 Stellen. Das Schaltnetz hat damit 2n+1 (bzw. 2n ohne *Carry in*) Eingänge und n+1 Ausgänge.
- Er setzt sich aus n Volladdierern (bzw. aus n-1 Volladdierern und 1 Halbaddierer ohne Carry in) zusammen. Der Übertrags-Ausgang der Addierer wird jeweils an einen Eingang des nächsten Volladdierers angeschlossen. Der Übertrags-Ausgang des letzten Volladdierers bildet den (n+1)-ten Ausgang des Schaltnetzes.







Die Addition entspricht der EXOR - Verknüpfung: r = a xor b xor c, wobei a und b die i-ten Stellen der ersten und zweiten Summanden und c der Übertrag (engl. carry) ist.



■ Gegeben sind zwei n-Bit-Zahlen a und b. Die Summe s = a + b wird nach folgendem Schema berechnet, wobei die  $c_i$  die entstehenden Übertragsbits der jeweils vorherigen Stellen sind

- Die Operation ⊕ ist das logische Exklusiv-Oder (Xor).
- Im Folgenden werden ferner das Zeichen · für das logische Und sowie das Zeichen + für das logische Oder verwendet.
- Bei der Addition ist  $c_0 = 0$ ; bei der Subtraktion werden die  $b_i$  invertiert und es ist  $c_0 = 1$ .



• Die Summenbits  $s_i$  können im Prinzip alle parallel berechnet werden, allerdings nur, wenn die Übertragsbits  $c_i$  bekannt sind:

$$s_i = a_i \oplus b_i \oplus c_i \quad (i = 0, ..., n-1).$$

 Die Übertragsbits dagegen hängen vom jeweils vorhergehenden Übertragsbit ab:

$$c_{i+1} = a_i \cdot b_i + a_i \cdot c_i + b_i \cdot c_i \quad (i = 0, ..., n-1).$$

- Die Schwierigkeit liegt also in der Berechnung der Übertragsbits. Jedes Übertragsbit  $c_i$  hängt indirekt von allen  $a_j$  und  $b_j$  mit j < i ab.
- Am schwierigsten zu berechnen ist offenbar das Übertragsbit  $c_n$ , da es insgesamt von allen Stellen der Zahlen a und b abhängt.



- Da Volladdierer nicht unendlich schnell arbeiten, kann es zu Verzögerungen bei der Berechnung des Endergebnisses kommen, da der Volladdierer das korrekte Ergebnis erst dann ausgeben kann, wenn der vorhergehende Volladdierer das Übertragsbit geliefert hat.
- Im schlechtesten Fall führt die Addition a<sub>0</sub> + b<sub>0</sub> zu einem Übertrag, und für alle i > 0 gilt: a<sub>i</sub> + b<sub>i</sub> ≥ 1.
- Dann muss das Übertragsbit durch das gesamte Addiernetz wandern, bevor das richtige Ergebnis ausgegeben wird (Übertragspropagation).
- Um diese langen Laufzeiten zu vermeiden, wurden beschleunigte Addiernetze entwickelt







# Paralleladdierer mit Übertragsvorausberechnung

- Der Paralleladdierer mit Übertragsvorausberechnung bzw. Carry-Look-Ahead-Addierer (kurz: CLA-Addierer) ist eine logische Schaltung zur Addition mehrstelliger Binärzahlen.
- Der CLA-Addierer addiert zwei n-stellige Binärzahlen, verfügt also über 2·n Eingänge, sowie in der Regel über einen weiteren Übertragseingang.
- Da das Ergebnis einen etwaigen Übertrag enthalten kann, gibt es n+1 Ausgänge.
- Der Vorteil des CLA-Addierers ist, dass die Verzögerung der Schaltung nur logarithmisch zur Zahl seiner Eingänge ist, bei zugleich nur linearer Zahl an Logikgattern gemessen an der Zahl seiner Eingänge.







## **Vorteile von Carry Look-Ahead Addierer**

- Bei diesem Addierer wird die Ausbreitungsverzögerung verringert.
- Die Übertragsausgabe in jeder Stufe hängt nur vom anfänglichen Übertragsbit der Anfangsstufe ab.
- Mit diesem Addierer können die Zwischenergebnisse berechnet werden.
- Dieser Addierer ist der schnellste Addierer, der für die Berechnung verwendet wird.





# Festkommamultiplizierer

### Festkommamultiplizierer



# Festkommamultiplizierer

- Die binäre Multiplikation verläuft analog wie im dezimalen System, und kann in digitalen Schaltungen als eine Abfolge von Additionen und Schieboperationen realisiert werden.
- In der folgenden Schaltung ist ein vorzeichenloser, paralleler Multiplizierer (MAC) für zwei je vier Bit breite Zahlen X und Y und dem Summanden K mit Volladdierern dargestellt.
- Die acht Ausgabebits P werden in der kombinatorischen Logik mit folgender Gleichung gebildet:

$$P = X \cdot Y + K$$





Der Vorgang der Multiplikation gestaltet sich dabei nach folgendem Schema, die vier Eingangsbits K sind der Einfachheit wegen auf 0 gesetzt:

```
1011 (X, entspricht
dezimal der Zahl 11)
    · 1110
            (Y, entspricht
dezimal der Zahl 14)
    0000
          (1011 \cdot 0)
    1011 (1011 · 1, um eine
Stelle nach links verschoben)
 + 1011
        (1011 · 1, um zwei
Stellen nach links verschoben)
 + 1011 (1011 · 1, um drei
Stellen nach links verschoben)
 10011010 (P, entspricht
dezimal 154)
```



### Festkommamultiplizierer



- Dieser einfache Multiplizierer lässt sich aus einzelnen Volladdierern und die Schiebeoperation durch direkte Verschaltung realisieren.
- Die binären Stellen des Produktes P sind gleich der Summe der Stellen der beiden Faktoren X und Y.
- Ein in der Position fixer Kommapunkt wird generell nicht schaltungstechnisch abgebildet, sondern die Position des Kommapunktes im Produkt ergibt sich aus der Summe der Stellen nach dem Komma der beiden Eingangsfaktoren.
- Im obigen Beispiel ist bei beiden Faktoren die Stellenanzahl hinter dem Komma null, wodurch auch im Produkt der Kommapunkt rechts der letzten Stelle zu liegen kommt.







## Zählschaltungen – Grundlagen

- Ebenfalls häufige Anwendung von Flipflops
- Gezählt werden entweder unregelmäßige Impulse (z. B. von einer Lichtschranke) oder die regelmäßigen Impulse eines Taktgenerators (z. B. Uhrenquarz mit 32.768 Hz)
- Binäre Zählschaltungen meist: JK-, D- oder T-Flipflops
- Zählschaltungen können asynchron oder synchron betrieben werden.



- Werte der Ausgänge der Flipflops = Zählerstand (direkt oder hinter einem Umcodierschaltnetz)
- Wichtig: Betriebsbeginn muss ein definierter Anfangszustand sein
- Daher: oft Flipflops mit zusätzlich asynchrone Setz- bzw. Rücksetzeingänge
- Zählschaltungen = flankengesteuerte oder Master-Slave-Flipflops
  - → hohe Stabilität



## Asynchrone Zählschaltung:

- Kennzeichen: z\u00e4hlende Impulse werden nur dem Steuereingang des ersten Flipflops zugef\u00fchrt;
- Impulse an den Steuereingängen der folgenden Flipflops werden jeweils durch das davor liegende Flipflop erzeugt.
- Informationsfluss = seriell = langsam.
- Flipflops ändern ihre Ausgangswerte nacheinander (asynchron).
- Folge: zwischenzeitig falsche Zählerstände



#### – Vorteile:

- Dualcode-Zähler sind einfach zu entwerfen
- o geringer Schaltungsaufwand

#### - Nachteile:

○ alle Nachteile asynchroner Schaltwerke → nahezu kein Einsatz





## Synchrone Zählschaltung:

- Kennzeichen: z\u00e4hlende Impulse werden parallel an die Steuereing\u00e4nge aller Flipflops (beliebigen Typs!) gelegt.
- Gatter vor den Dateneingängen der einzelnen Flipflops = bei jedem neuen Zählimpuls ändert der Zähler seinen Zählerstand
- Änderungen der Ausganswerte erfolgen stets gleichzeitig (synchron)
- Allgemeine synchrone Schaltwerke haben oft sehr viele Eingangsgrößen, die das Verhalten steuern.



Synchroner mod-5 Zähler (vorwärts)

Technische Informatik/ Michael Scherzer / Folie 36



# Synchrone Zählschaltung

#### Allgemeingültige Entwurfsmethodik

- Synchrone Zähler = einfache synchrone, endliche, binäre Automaten
- Entweder flankengesteuerte Einspeicher-Flipflops oder beliebig gesteuerten Master-Slave-Flipflops beliebigen Typs
- Zählerstand = Vektor der Ausgangswerte Q = Zustandsvektor → Medwedjew-Automaten
- Zähler kann aber auch ein Schaltnetz am Ausgang enthalten zur Umcodierung des Zustandsvektors in den Zählerstand → Moore-Automat
- Abfolge der Zustände abhängig von gewähltem Code für den Zählerstand und die Anzahl der Stellen, die das Schaltwerk beim Eintreffen der zu zählenden Impulse durchläuft.



- Fasst man diese Impulse als Taktsignal auf und lässt die in der Regel notwendige Initialisierung des Zählers außer Acht, so kann ein solcher Zähler als autonomer Automat aufgefasst werden.
- Ein Schaltnetz kann aber auch den aktuellen Zustandsvektor so "modulieren", dass beim nächsten Zählimpuls der richtige nächste Zählerstand als neuer Zustandsvektor erzeugt wird
- Schaltnetz ist dann meist eine Vielzahl von kleinen Schaltnetzen jeweils vor den Eingängen der Flipflops





#### **Folgende Tabelle:**

Zusammenstellung der Eingangssignale für verschiedene Flipflop-Typen, um von Ausgangswert  $Q_m$  zu  $Q_{m+1}$  zu kommen:

| Geforderter<br>Übergang<br>des Flipflops |           |                | vendi<br>-FF   | 1                | ngang<br>-FF   | sbelegung beim   |                  |  |
|------------------------------------------|-----------|----------------|----------------|------------------|----------------|------------------|------------------|--|
| Q <sup>m</sup>                           | $Q^{m+1}$ | S <sup>m</sup> | R <sup>m</sup> | $J^{\mathrm{m}}$ | K <sup>m</sup> | $D^{\mathrm{m}}$ | $T^{\mathrm{m}}$ |  |
| 0                                        | 0         | 0              | X              | 0                | X              | 0                | 0                |  |
| 0                                        | 1         | 1              | 0              | 1                | X              | 1                | 1                |  |
| 1                                        | 0         | 0              | 1              | X                | 1              | 0                | 1                |  |
| 1                                        | 1         | X              | 0              | X                | 0              | 1                | 0                |  |



# Synchrone Zählschaltung - 4-Bit-Dualzähler

- Es soll ein 4-Bit-Dualzähler mit vier JK-Flipflops aufgebaut werden.
- Er soll ein Übertragssignal c liefern, wenn er von 1111 nach 0000 schaltet.

| $Q_3$ " | $^{n}Q_{2}^{m}$ | $Q_1^m$ | $Q_0^m$ | $Q_3^m$ | $^{+1} Q_2^{m+1}$ | $Q_1^m$ | $^{+1} Q_0^{m+1}$ | $Q_3$ | $^{m}Q_{2}^{m}$ | $Q_1^m$ | $Q_0^m$ | $Q_3^m$ | $Q_2^{m}$ | $^{+1} Q_1^m$ | $^{+1} Q_0^{m+1}$ |
|---------|-----------------|---------|---------|---------|-------------------|---------|-------------------|-------|-----------------|---------|---------|---------|-----------|---------------|-------------------|
| 0       | 0               | 0       | 0       | 0       | 0                 | 0       | 1                 | 1     | 0               | 0       | 0       | 1       | 0         | 0             | 1                 |
| 0       | 0               | 0       | 1       | 0       | 0                 | 1       | 0                 | 1     | 0               | 0       | 1       | 1       | 0         | 1             | 0                 |
| 0       | 0               | 1       | 0       | 0       | 0                 | 1       | 1                 | 1     | 0               | 1       | 0       | 1       | 0         | 1             | 1                 |
| 0       | 0               | 1       | 1       | 0       | 1                 | 0       | 0                 | 1     | 0               | 1       | 1       | 1       | 1         | 0             | 0                 |
| 0       | 1               | 0       | 0       | 0       | 1                 | 0       | 1                 | 1     | 1               | 0       | 0       | 1       | 1         | 0             | 1                 |
| 0       | 1               | 0       | 1       | 0       | 1                 | 1       | 0                 | 1     | 1               | 0       | 1       | 1       | 1         | 1             | 0                 |
| 0       | 1               | 1       | 0       | 0       | 1                 | 1       | 1                 | 1     | 1               | 1       | 0       | 1       | 1         | 1             | 1                 |
| 0       | 1               | 1       | 1       | 1       | 0                 | 0       | 0                 | 1     | 1               | 1       | 1       | 0       | 0         | 0             | 0                 |



# Schaltbild:









# **Komparator**

Ein **Komparator** in der Digitaltechnik ist ein elektronischer Schaltkreis, der zwei# digitale Werte vergleicht.

#### Identitäts-Komparatoren

- Identitäts-Komparatoren testen zwei Bits auf Gleichheit, was mit Hilfe eines XNOR-Gatters erfolgt.
- Für den Vergleich von Bytes werden je zwei gleichwertige Bits miteinander verglichen und das Ergebnis mit einem Und-Gatter verknüpft.





# Größen-Komparator

- Größen-Komparatoren können zusätzlich zur Gleichheit auch auf die Relationen Größer und Kleiner testen.
- Um den Größenvergleich durchführen zu können müssen die beiden Zahlen auf die gleiche Weise codiert sein.
- Zusätzlich muss der Größen-Komparator auf den jeweils verwendeten Code ausgelegt werden.







Wahrheitstabelle für 1-Bit-Größen-Komparator

| а | b | y <sub>a&gt;b</sub> | y <sub>a=b</sub> | y <sub>a<b< sub=""></b<></sub> |
|---|---|---------------------|------------------|--------------------------------|
| 0 | 0 | 0                   | 1                | 0                              |
| 0 | 1 | 0                   | 0                | 1                              |
| 1 | 0 | 1                   | 0                | 0                              |
| 1 | 1 | 0                   | 1                | 0                              |





# n-bit-Größen-Komparator

- Ein n-bit-Größen-Komparator beruht auf der Grundlage, dass die Differenz aus den zu vergleichenden Größen gebildet wird und das Ergebnis auf 0, <0, >0 geprüft wird.
- Das Addierwerk beruht im Dualcode auf der Addition des Zweierkomplement, also (-B) ist dasselbe wie (+!B + 1).
- Bei der Addition einer Zahl mit ihrer invertierten Zahl (z. B. 1001101 + 0110010 = 1111111) sind im Ergebnis alle Bits 1.
- Wird eine Zahl von sich selber abgezogen, (A A = A + (!A + 1) = 0, carry=1) ist das Ergebnis 0, mit Übertrag 1.





# Soll A mit B verglichen werden, dann gilt:

| Bedingung | Hinweis   | Äquivalent    | Zwischenergebnis | Carry | Ergebnis |
|-----------|-----------|---------------|------------------|-------|----------|
| A == B    | A = B     | B +!B + 1     | b'111 + 1        | 1     | 0        |
| A > B     | A = B + d | B + d +!B + 1 | b'111 + 1 + d    | 1     | d        |
| A < B     | A = B - d | B - d +!B + 1 | b111 + 1 -d      | 0     | -d       |





# **Erweiterung**

- Zum Vergleich von Bytes, die mehr Stellen aufweisen, als dies vom Komparator-Baustein vorgegeben ist, kann man mehrere Komparatoren seriell oder parallel verschalten.
- Die parallele Lösung hat hierbei bei Bytes mit vielen Stellen den Vorteil einer geringeren Latenz, wodurch eine höhere Geschwindigkeit resultiert.
- Der serielle Aufbau empfiehlt sich lediglich, wenn dadurch weniger Komparator-Bausteine verwendet werden müssen







Serieller Aufbau eines 7-Bit-Byte-Größen-Komparators

Paralleler Aufbau eines 8-Bit-Byte-Größen-Komparators





# ENDE